# Dalle istruzioni alle microoperazioni Il funzionamento della CU



Alessandro Pellegrini

Architettura dei Calcolatori Elettronici Sapienza, Università di Roma

A.A. 2018/2019

#### Le microoperazioni

- L'implementazione dello z64 che stiamo studiando è multiciclo
- L'esecuzione di un'istruzione è divisa in più fasi (cicli macchina)
- In un singolo ciclo macchina, il processore può non essere in grado di eseguire tutte le operazioni associate
  - Ad esempio, un'istruzione ADD richiede il movimento dei dati verso la ALU, il calcolo del risultato e la riscrittura del risultato
- La CU implementa un'istruzione tramite una serie di microoperazioni, ciascuna eseguita in un ciclo macchina

#### Realizzazione della CU



# Microcodice per una classe di istruzioni



#### Organizzazione della CU

- Per eseguire il microprogramma di un'istruzione, la CU userà come input:
  - La classe e il tipo dell'istruzione contenuta in IR
  - o Le variabili di condizione che arrivano da fuori la CPU
  - Le variabili di condizione che arrivano da dentro la CPU ad esempio i bit di FLAGS
  - La modalità di indirizzamento degli operandi dell'istruzione dedotta da IR
- Il numero di segnali di output della CU dipende dall'implementazione della PU e dei moduli esterni
- L'organizzazione della CU dipende dal costo implmentativo, dalla performance desiderata e dal tipo di macchina a stati finiti scela (Mealy o Moore)

### La CU come macchina di Mealy



### Qual è il costo del microcodice?



### z64: Architettura completa



- Ogni operazione incomincia con la fase di fetch
- Le microoperazioni associate alla fase di fetch sono:
  - $\circ$  MAR  $\leftarrow$  RIP
  - MDR  $\leftarrow$  (MAR); RIP  $\leftarrow$  RIP + 8
  - $\circ \ \mathsf{IR} \leftarrow \mathsf{MDR}$
- In questo modo, l'istruzione successiva viene caricata nel registro IR (così da poterla interpretare ed eseguire) e il valore di RIP viene incrementato (così da puntare alla prossima istruzione/dato)











#### Interazione con la memoria



#### Istruzioni di movimento dati

- Le microoperazioni associate al movimento dati dipendono dalla modalità di indirizzamento utilizzato
- Accedere in memoria utilizzando la modalità di indirizzamento dello z64 è un'attività costosa
- movq %rax, %rcx:
  - $\circ$  MAR  $\leftarrow$  RIP
  - ∘ MDR  $\leftarrow$  (MAR); RIP  $\leftarrow$  RIP + 8
  - $\circ \ \mathtt{IR} \leftarrow \mathtt{MDR}$
  - $\circ$  TEMP2  $\leftarrow$  RAX
  - $\circ$  RCX  $\leftarrow$  TEMP2

#### Istruzioni di movimento dei dati



#### Istruzioni di movimento dei dati



movq %rax, 0xaaaa(%rax, %rcx, 8): o MAR ← RTP ○ MDR  $\leftarrow$  (MAR); RIP  $\leftarrow$  RIP + 8  $\circ$  TR  $\leftarrow$  MDR  $\circ$  TEMP2  $\leftarrow$  RCX ○ TEMP1 ← Shifter\_Out[SHL, 000011]  $\circ$  TEMP2  $\leftarrow$  RAX MAR ← ALU\_OUT [ADD] • TEMP1  $\leftarrow$  IR[0:31] TEMP2 ← MAR. ○ MAR ← ALU\_OUT [ADD]  $\circ$  MDR.  $\leftarrow$  R.AX  $\circ$  (MAR)  $\leftarrow$  MDR























#### Istruzioni di movimento dati: immediati "piccoli"

- movl \$0xaaaa, %eax:
  - $\circ$  MAR  $\leftarrow$  RIP
  - $\circ$  MDR  $\leftarrow$  (MAR); RIP  $\leftarrow$  RIP + 8
  - $\circ$  IR  $\leftarrow$  MDR
  - $\circ$  EAX  $\leftarrow$  IR[0:31]

### Istruzioni di movimento dei dati: immediati "piccoli"



- movq \$0xaaaa, %rax:
  - $\circ$  MAR  $\leftarrow$  RIP
  - MDR  $\leftarrow$  (MAR); RIP  $\leftarrow$  RIP + 8
  - $\circ$  IR  $\leftarrow$  MDR
  - $\circ$  MAR  $\leftarrow$  RIP
  - MDR  $\leftarrow$  (MAR); RIP  $\leftarrow$  RIP + 8
  - $\circ$  RAX  $\leftarrow$  MDR







# Istruzioni di movimento dati: immediati "grandi"



# Istruzioni di movimento dati: immediati "grandi"



#### "Unifichiamo" le modalità di indirizzamento

- In funzione degli operandi, un'istruzione di movimento dati deve o meno accedere in memoria
- L'accesso in memoria è parametrico
- ...ma avere tante versioni diverse di microprogramma per tutte le istruzioni che accedono in memoria non è efficiente!

#### "Unifichiamo" le modalità di indirizzamento

- In funzione degli operandi, un'istruzione di movimento dati deve o meno accedere in memoria
- L'accesso in memoria è parametrico
- ...ma avere tante versioni diverse di microprogramma per tutte le istruzioni che accedono in memoria non è efficiente!
- Una modifica all'organizzazione della CU permette di "chiamare" sottoprgrammi cablati nel microcodice
- Tutte le istruzioni che devono calcolare un indirizzo di memoria possono chiamare quel sottoprogramma

# Sottoprogramma per calcolare gli indirizzi

```
1 if D == 1 and B_p == 0 and I_p == 0
       MAR \leftarrow IR[0:31]
 3 else if D == 0 and B_p == 1 and I_p == 0
       MAR \leftarrow B
   else if I_p == 1
      TFMP2 ← I
       MAR \leftarrow SHIFTER\_OUT[SHL, T]
      TFMP1 ← MAR
     if D == 1
            TEMP2 \leftarrow IR[0:31]
            MAR \leftarrow ALU\_OUT[ADD]
            TEMP1 \leftarrow MAR
      endif
       if B_p == 1
14
            TEMP2 \leftarrow B
            MAR \leftarrow ALU\_OUT[ADD]
16
       endif
18 endif
```

# Chiamata a sottoprogramma



#### Schema della CU modificata



- L'esecuzione di una determinata operazione aritmetica o logica dipende dall'opcode passato alla ALU
- addw %ax, %cx:
  - MAR ← RIP
  - MDR  $\leftarrow$  (MAR); RIP  $\leftarrow$  RIP + 8
  - $\circ$  IR  $\leftarrow$  MDR
  - $\circ$  TEMP1  $\leftarrow$  AX
  - $\circ$  TEMP2  $\leftarrow$  CX
  - CX ← ALU\_OUT [ADD]







- andw %ax, %cx:
  - $\circ$  MAR  $\leftarrow$  RIP
  - MDR  $\leftarrow$  (MAR); RIP  $\leftarrow$  RIP + 8
  - $\circ$  IR  $\leftarrow$  MDR
  - $\circ$  TEMP1  $\leftarrow$  AX
  - $\circ$  TEMP2  $\leftarrow$  CX
  - CX ← ALU\_OUT [AND]







- jz displacement:
  - $\circ$  MAR  $\leftarrow$  RIP
  - MDR  $\leftarrow$  (MAR); RIP  $\leftarrow$  RIP + 8
  - $\circ \ \mathtt{IR} \leftarrow \mathtt{MDR}$
  - IF FLAGS[ZF] == 1 THEN
  - TEMP1  $\leftarrow$  RIP
  - TEMP2  $\leftarrow$  IR[0:31]
  - RIP ← ALU\_OUT [ADD]
  - o ENDIF





